Altera设计流程

介绍

Aldec工具为Altera的Quartus II设计软件提供本机接口,该软件支持Altera的所有FPGA和CPLD设备。Aldec与Altera合作,在设备支持、库支持和GUI集成方面为我们的共同客户提供无缝集成。

Altera设计流程

设备系列支持

Aldec工具支持Altera的所有FPGA和SoC设备,包括Cyclone、Arria和Stratix系列的所有设备。Aldec还支持Altera CPLD系列中的MAX系列设备。

图书馆支持

用户可以使用Altera提供的EDA仿真库编译器实用程序自行编译仿真库。Altera提供的EDA仿真库编译器实用程序支持活动HDL和Riviera PRO。

Aldec还为Altera设备提供预编译的VHDL和Verilog库,用户可以随时从Aldec网站下载。

与GUI的集成

Aldec Active HDL和Riviera PRO是Altera Quartus II软件为RTL和门级模拟提供官方支持的EDA模拟器。在Aldec工具中模拟Altera设计包括设置工作环境、编译模拟库和运行模拟。

IP核的仿真

Quartus II软件生成的所有IP核都由Aldec工具支持。Quartus II生成IP模拟脚本,允许用户直接使用脚本运行IP模拟。

在Aldec工具中模拟IP核

传统设计导入

Aldec支持从Altera的MAX+PLUS II软件导入基于HDL的传统设计。遗留项目中的所有HDL文件都可以完全导入Aldec工具。然后可以编辑这些HDL文件,以从Altera重新定位到现代设备。

问我们一个问题
十、
问我们一个问题
十、
验证码图像 重新加载验证码
输入的数据不正确。
非常感谢。您的问题已提交。请留出1-3个工作日,以便有人回答您的问题。
发生内部错误。你的问题没有提交。请联系我们使用反馈表.
我们使用cookies来确保为您提供最佳的用户体验,并为您提供我们认为与您相关的内容。如果您继续使用我们的网站,您同意我们使用cookie。有关Cookie和其他网站信息使用的详细概述,请参阅隐私政策.
Baidu